常见笔试题&面试题1

时间:2022-07-13 18:35:24 笔试 我要投稿
  • 相关推荐

常见笔试题&面试题1

发信人: Bono (You, too), 板面: Circuit

常见笔试题&面试题1

标 题: [转载] 台达的笔试题目

发信站: 飘渺水云间 (Wed Nov 15 13:06:06 2006), 站内信件 【 原文由 Bono 发表于 EE 讨论区 】

本本和硕硕题目一样的。

认真上谌老师课的同学,第三、五题肯定不会错。

 1.

----+

|

R1

|

+ +-----+

Vi | |

- | |

R2 C

| |

| |

----+-----+

R1=1k

R2=10k

C=1u

问单位阶越响应的终值和时间常数

2. VCC

|

R3

|

+-R2----+-----Vo

| |

| d

--R1--+-----g

+ s

Vi |

- GND

R1=1k

R2=2k

R3=10k

问Vi上升至1V的时候,Vo的变化过程,以及Vo的增量

3.

环形磁芯上两个绕组ab和cd,匝数1:1,同名端是ac,

全耦合。cd开路测得ab电感为L。

问(1) bd短路,ac测电感是多少?

(2) bc短路,ad测电感是多少?

(3) cd短路,ab测电感是多少?

4.

同相积分电路的传递函数和零点。

5.

如何减小正激变换器变压器损耗?

6.

已知反激变换器副边二极管电流波形和输出直流电流,

画出电容电流波形。并求电容电流有效值。

7.

50V~60V -> 5V/10A 用什么拓扑效率最高?

8.用英文回答

(1)What is pF? What does pF indicate in AC/DC converters?

Which topology can be used to improve pF?

(2)What are the differences between Buck & Boost

converter? Describe the features.

(3)What is synchronized recitify? Why use it? --

See the stone set in your eyes

See the thorn twist in your side

I wait for you

Sleight of hand and twist of fate

On a bed of nails she makes me wait

And I wait without you, with or without you ※ 内容修改:Bono 于 Nov 15 13:05:13 修改本文内容[FROM: Bono]

※ 来源:飘渺水云间 freecity.cn[FROM: Bono]

--

※ 转载:飘渺水云间 freecity.cn[FROM: Bono]

发信人: dongh (安皮儿), 板面: Circuit

标 题: [转载] 常见笔试题(1)

发信站: 飘渺水云间 (Thu Nov 9 10:12:13 2006), 转信 【 原文由 dongh 发表于 Work 讨论区 】

外网找的: 模拟电路 1、 基尔霍夫定理的内容是什么?(仕兰微电子) 基尔霍夫电流定律是一个电荷守恒定律,即在一个电路中流入一个节点的电荷与流出同一

个 节点的电荷相等. 基尔霍夫电压定律是一个能量守恒定律,即在一个回路中回路电压之和为零. 2、平板电容公式(C=εS/4πkd)。(未知) 3、最基本的如三极管曲线特性。(未知) 4、描述反馈电路的概念,列举他们的应用。(仕兰微电子) 5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反

馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和

非 线性失真,有效地扩展放大器的通频带,自动调节作用)(未知) 6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子) 7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知) 8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸) 9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺

点 ,特别是广泛采用差分结构的原因。(未知) 10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知) 11、画差放的两个输入管。(凹凸) 12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级

的 运放电路。(仕兰微电子) 13、用运算放大器组成一个10倍的放大器。(未知) 14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某

点 的 rise/fall时间。(Infineon笔试试题) 15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电

压 ,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波

器 。当RC<

带 通、高通滤波器后的信号表示方式。(未知) 18、选择电阻时要考虑什么?(东信笔试题) 19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用p管

还是N管,为什么?(仕兰微电子) 20、给出多个mos管组成的电路求5个点的电压。(Infineon笔试试题) 21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描

述 其优缺点。(仕兰微电子) 22、画电流偏置的产生电路,并解释。(凹凸) 23、史密斯特电路,求回差电压。(华为面试题) 24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....)

( 华为面试题) 25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)

26、VCO是什么,什么参数(压控振荡器?) (华为面试题) 27、锁相环有哪几部分组成?(仕兰微电子) 28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知) 29、求锁相环的输出频率,给了一个锁相环的结构图。(未知) 30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举。(

未 知) 31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线

无损耗。给出电源电压波形图,要求绘制终端波形图。(未知) 32、微波电路的匹配电阻。(未知) 33、DAC和ADC的实现各有哪些方法?(仕兰微电子) 34、A/D电路组成、工作原理。(未知) 35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,高速如

何 做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯

定 会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就

一样了,不好说什么了。(未知)

--

※ 来源:飘渺水云间 freecity.cn[FROM: dongh]

--

※ 转载:飘渺水云间 freecity.cn[FROM: dongh] 发信人: dongh (安皮儿), 板面: Circuit

标 题: [转载] 常见笔试题(2)

发信站: 飘渺水云间 (Thu Nov 9 10:12:21 2006), 转信 【 原文由 dongh 发表于 Work 讨论区 】

数字电路 1、同步电路和异步电路的区别是什么?(仕兰微电子) 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。

3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试) 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不

用 oc门可能使灌电流过大,而烧坏逻辑门。同时在输出端口应加一个上拉电阻。 4、什么是Setup 和Holdup时间?(汉王笔试) 5、setup和holdup时间,区别.(南山之桥) 6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知) 7、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA2003.1

1. 06 上海笔试试题) Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触

发 器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如

上 升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个

数 据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。

保 持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time

不 够,数据同样不能被打入触发器.建立时间(Setup Time)和保持时间(Hold time)。建

立 时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后

数 据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采

样 到数据,将会出现 metastability的情况。如果数据信号在时钟沿触发前后持续的时间

均 超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。 8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微

电子) 9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试) 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一

致 叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解

决 方法:一是添加布尔式的消去项,二是在芯片外部加电容。 10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试) 常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间

, 而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在

输 出端口加一上拉电阻接到5V或者12V。 11、如何解决亚稳态。(飞利浦-大唐笔试) 亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入

亚 稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电

平 上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种

无 用的输出电平可以沿信号通道上的各个触发器级联式传播下去。 12、IC设计中同步复位与 异步复位的区别。(南山之桥) 13、MOORE 与 MEELEY状态机的特征。(南山之桥) 14、多时域设计中,如何处理信

【常见笔试题&面试题1】相关文章:

行为面试题笔记107-11

华为全套面试题(基础版)107-11

会计常见面试题07-10

c面试题08-04

华为面试题07-11

「MySQL」经典面试题07-11

采购面试题07-11

面试题集锦07-11

Java面试题07-12

SQL面试题07-12